标王 热搜: B2B  液相色谱  河北  杭州  包装  沈阳  山东  滤芯  公司  胶水 
 
当前位置: 首页 » 资讯 » 百科知识 » 正文

深圳PCB设计公司解答电路板设计常见问题

放大字体  缩小字体 发布日期:2020-02-20 10:35:14  来源:http://www.yanmoxuan.com   作者:衍墨轩   浏览次数:8
在电子产品设计中,PCB布局布线是最重要的一步,PCB布局布线的好坏将直接影响电路的性能。现在,虽然有很多软件可以实现PCB自动布局布线。但是随着信号频率不断提升,很多时候,工程师需要了解有关PCB布局布线的最基本的原则和技巧,才可以让自己的设计完美无缺。
深圳PCB设计公司
 
接下来深圳PCB设计公司-深圳宏力捷电子以问答形式为大家解答电路板设计常见问题。
 
1、[问] 高频信号布线时要注意哪些问题?
[答 ]1.信号线的阻抗匹配;
      2.与其他信号线的空间隔离;
      3.对于数字高频信号,差分线效果会更好;
 
2、[问] 在布板时,如果线密,过孔就可能要多,当然就会影响板子的电气性能,请问怎样提高板子的电气性能?
[答] 对于低频信号,过孔不要紧,高频信号尽量减少过孔。如果线多可以考虑多层板;
 
3、[问] 是不是板子上加的去耦电容越多越好?
[答] 去耦电容需要在合适的位置加合适的值。例如,在你的模拟器件的供电端口就进加,并且需要用不同的电容值去滤除不同频率的杂散信号;
 
4、[问] 一个好的板子它的标准是什么?
[答] 布局合理、功率线功率冗余度足够、高频阻抗阻抗、低频走线简洁。
 
5、[问] 通孔和盲孔对信号的差异影响有多大?应用的原则是什么?
[答] 采用盲孔或埋孔是提高多层板密度、减少层数和板面尺寸的有效方法,并大大减少了镀覆通孔的数量。但相比较而言,通孔在工艺上好实现,成本较低,所以一般设计中都使用通孔。
 
6、[问] 在涉及模拟数字混合系统的时候,有人建议电层分割,地平面采取整片敷铜,也有人建议电地层都分割,不同的地在电源源端点接,但是这样对信号的回流路径就远了,具体应用时应如何选择合适的方法?
[答] 如果你有高频>20MHz信号线,并且长度和数量都比较多,那么需要至少两层给这个模拟高频信号。一层信号线、一层大面积地,并且信号线层需要打足够的过孔到地。这样的目的是:
 
1、对于模拟信号,这提供了一个完整的传输介质和阻抗匹配;
2、地平面把模拟信号和其他数字信号进行隔离;
3、地回路足够小,因为你打了很多过孔,地有是一个大平面。
 
7、[问] 在电路板中,信号输入插件在PCB最左边沿,mcu在靠右边,那么在布局时是把稳压电源芯片放置在靠近接插件(电源IC输出5V经过一段比较长的路径才到达MCU),还是把电源IC放置到中间偏右(电源IC的输出5V的线到达MCU就比较短,但输入电源线就经过比较长一段PCB板)?或是有更好的布局?
 
[答] 首先你的所谓信号输入插件是否是模拟器件?如果是是模拟器件,建议你的电源布局应尽量不影响到模拟部分的信号完整性.因此有几点需要考虑:
 
(1)首先你的稳压电源芯片是否是比较干净,纹波小的电源.对模拟部分的供电,对电源的要求比较高.
(2)模拟部分和你的MCU是否是一个电源,在高精度电路的设计中,建议把模拟部分和数字部分的电源分开.
(3)对数字部分的供电需要考虑到尽量减小对模拟电路部分的影响.
 
8、[问] 在高速信号链的应用中,对于多ASIC都存在模拟地和数字地,究竟是采用地分割,还是不分割地?既有准则是什么?哪种效果更好?
[答] 迄今为止,没有定论。一般情况下你可以查阅芯片的手册。ADI所有混合芯片的手册中都是推荐你一种接地的方案,有些是推荐公地、有些是建议隔离地。这取决于芯片设计。
 
9、[问] 何时要考虑线的等长?如果要考虑使用等长线的话,两根信号线之间的长度之差最大不能超过多少?如何计算?
[答] 差分线计算思路:如果你传一个正弦信号,你的长度差等于它传输波长的一半是,相位差就是180度,这时两个信号就完全抵消了。所以这时的长度差是最大值。以此类推,信号线差值一定要小于这个值。
 
10、[问] 高速中的蛇形走线,适合在那种情况?有什么缺点没,比如对于差分走线,又要求两组信号是正交的?
[答] 蛇形走线,因为应用场合不同而具不同的作用:
 
(1)如果蛇形走线在计算机板中出现,其主要起到一个滤波电感和阻抗匹配的作用,提高电路的抗干扰能力。计算机主机板中的蛇形走线,主要用在一些时钟信号中,如PCI-Clk,AGPCIK,IDE,DIMM等信号线。
(2)若在一般普通PCB板中,除了具有滤波电感的作用外,还可作为收音机天线的电感线圈等等。如2.4G的对讲机中就用作电感。
(3)对一些信号布线长度要求必须严格等长,高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读下一周期的数据)。
(4)蛇形走线在某些特殊的电路中起到一个分布参数的LC滤波器的作用。
 
11、[问]在设计PCB时,如何考虑电磁兼容性EMC/EMI,具体需要考虑哪些方面?采取哪些措施?
[答] 好的EMI/EMC 设计必须一开始布局时就要考虑到器件的位置, PCB 叠层的安排,重要联机的走法, 器件的选择等。
 
例如时钟产生器的位置尽量不要靠近对外的连接器,高速信号尽量走内层并注意特性阻抗匹配与参考层的连续以减少反射,器件所推的信号之斜率(slew rate)尽量小以减低高频成分,选择去耦合(decoupling/bypass)电容时注意其频率响应是否符合需求以降低电源层噪声。另外,注意高频信号电流之回流路径使其回路面积尽量小(也就是回路阻抗loop impedance 尽量小)以减少辐射, 还可以用分割地层的方式以控制高频噪声的范围,最后,适当的选择PCB 与外壳的接地点
 
12、[问] 请问射频宽带电路PCB的传输线设计有何需要注意的地方?传输线的地孔如何设置比较合适,阻抗匹配是需要自己设计还是要和PCB加工厂家合作?
[答] 这个问题要考虑很多因素.比如PCB材料的各种参数,根据这些参数最后建立的传输线模型,器件的参数等.阻抗匹配一般要根据厂家提供的资料来设计。

电路板设计

深圳宏力捷电子电路板设计能力:
最高信号设计速率:10Gbps CML差分信号;
最高PCB设计层数:40层;
最小线宽:2.4mil;
最小线间距:2.4mil;
最小BGA PIN 间距:0.4mm;
最小机械孔直径:6mil;
最小激光钻孔直径:4mil;
最大PIN数目:;63000+
最大元件数目:3600;
最多BGA数目:48+。
 
电路板设计打样


深圳宏力捷推荐服务:PCB设计打样 | PCB抄板打样 | PCB打样&批量生产 | PCBA代工代料

 
免责声明:以上所展示的信息由网友自行发布,内容的真实性、准确性和合法性由发布者负责。衍墨轩B2B对此不承担任何保证责任。任何单位或个人如对以上内容有权利主张(包括但不限于侵犯著作权、商业信誉等),请与我们联系并出示相关证据,我们将按国家相关法规即时移除。
 

本文地址:http://www.yanmoxuan.com/news/show-335173.html

[ 资讯搜索 ]  [ 加入收藏 ]  [ 告诉好友 ]  [ 打印本文 ]  [ 违规举报 ]  [ 关闭窗口 ]

 
0条 [查看全部]  相关评论

 
其它产品
新闻中心
最新产品
 
网站首页 | 关于我们 | 联系方式 | 使用协议 | 版权隐私 | 网站地图 | 排名推广 | 广告服务 | 积分换礼 | 网站留言 | RSS订阅 | 津ICP证0100062号 | 网站索引
行业图标